首页 热点资讯 义务教育 高等教育 出国留学 考研考公

放大器的偏置电压的作用是什么啊?

发布网友 发布时间:2022-04-23 14:41

我来回答

3个回答

热心网友 时间:2023-09-06 13:50

非轨至轨运放的输出限通常是比VSS高一点,比VDD低一点。相应地,输入端如不加偏置电压,也不能以VSS为参考电位,需要加一点偏置电压才能保证输出不失真。以前自己也迷惑这个问题,在示波器上验证过了,确实如此。

热心网友 时间:2023-09-06 13:51

我靠,能问点文科的吗

热心网友 时间:2023-09-06 13:52

1、输入级的
三极管
,导通电压是基本相同的,硅管都是在0.7V左右。即基极电位比发射极电位高出0.7V左右。
当发射极直接接“地”时,Ve=0,Vb约0.7V。这在不少低电压的电路中,由于电源电压不高,往往采用这种方式。
2、为了提高工作的稳定性,发射极往往是通过电阻Re接地的,即引入了直流负反馈的方式(为了不产生对信号的交流负反馈,在Re上并联电容器Ce)。Re上产生的电压降只是对电源电压的一种消耗,在电源电压较高的电路中,大多采用这种方式。Re越大,对稳定工作点越有利,但对电源电压的损耗也越大。这时,基极电位Vb=Ve+0.7V。当Ve较大时,Vb也就较高,达到5V也很正常。
这是单电源运放,要使信号不失真,就必须给输出以直流电平,如果没有直流电平,在输出是负电平时将削去,造成失真,至于偏置的高低,视信号大小而定,以信号不失真为宜,如果是大信号偏置则以电源电压中点最好,这样可以保证信号幅度对称不失真
偏置电压是指晶体管放大电路中使晶体管处于放大状态时,基极-射极之间、集电极-基极之间应该设置的电压。因为要使晶体管处于放大状态,其基极-射极之间的pn结应该正偏,集电极-基极之间的pn应该反偏、
因此,设置晶体管基射结正偏,集基结反偏,使晶体管工作在放大状态的电路,

简称为偏置电路。
直流偏置电压是指晶体管放大电路中使晶体管处于放大状态时,基极-射极之间及集电极-基极之间应该设置的电压。
因为要使晶体管处于放大状态,其基极-射极之间的PN结应该正偏,集电极-基极之间的PN结应该反偏。因此,设置晶体管基射结正偏、集基结反偏,使晶体管工作在放大状态的电路,简称为偏置电路(可以理解为设置正反偏的电路)。而使晶体管工作在放大状态的关键是其基极电压,因此,基极电压又称为偏置电压。又由于使晶体管工作在放大状态的电压设置是由其没有信号时直流电源提供的。
因此,晶体管的直流偏置电压可以这么定义:晶体管未加信号时,其基极与发射极之间所加的直流电压称为晶体管的直流偏置电压。

偏置电压编辑
运放是集成在一个芯片上的晶体管放大器, 偏置电流( bias current )就是第一级放大器输入晶体管的基极直流电流. 这个电流保证放大器工作在线性范围, 为放大器提供直流工作点. 因为运算放大器要求尽可能宽的共模输入电压范围, 而且都是直接耦合的, 不可能在芯片上集成提供偏置电流的电流源. 所以都设计成基极开路的, 由外电路提供电流. 因为第一级偏置电流的数值都很小, uA 到 nA 数量级, 所以一般运算电路的输入电阻和反馈电阻就可以提供这个电流了. 而运放的偏置电流值也*了输入电阻和反馈电阻数值不可以过大, 使其在电阻上的压降与运算电压可比而影响了运算精度. 或者不能提供足够的偏置电流, 使放大器不能稳定的工作在线性范围. 如果设计要求一定要用大数值的反馈电阻和输入电阻, 可以考虑用 J-FET 输入的运放. 因为 J-FET 是电压控制器件, 其输入偏置电流参数是指输入 PN 结的反向漏电流, 数值应在 pA 数量级. 同样是电压控制的还有 MOSFET 器件, 可以提供更小的输入漏电流.

声明声明:本网页内容为用户发布,旨在传播知识,不代表本网认同其观点,若有侵权等问题请及时与本网联系,我们将在第一时间删除处理。E-MAIL:11247931@qq.com